微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > DP83848CVV link_up 超时

DP83848CVV link_up 超时

时间:10-02 整理:3721RD 点击:

布局基本根据DP83848CVV  布局说明,复位引脚跟VCC上电时序满足硬件复位要求  可还是link_up 失败  请问是什么原因?

看下时钟啥的硬件有没有问题。

使用外部晶振50M  25pin输出50M(峰峰值1V)   硬件连接是按照官网提供的。检查硬件  发现错误

MCU 采用STM32F429BI

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top