微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > LMK00338的应用咨询

LMK00338的应用咨询

时间:10-02 整理:3721RD 点击:

大家好,

在我的项目中,将应用LMK00338给PCIE 2.0/3.0器件提供时钟。输入输出的时钟均采用AC耦合的方式,连接方式见附件的图纸。有3个问题想请教TI的专家:

1、帮忙确认一下输出电路是否同时满足PCIE 2.0和PCIE 3.0?当连接PCIE 3.0器件时,应该是HCSL与HCSL之间的AC耦合,VCCA=VCCB=350mV,接收端不需另外提供DC偏置电压;当连接PCIE 2.0器件时,应该是HCSL与CML之间的AC耦合,VCCA=350mV,VCCB=3.3V,因为CML的接收端一般内部带有50欧的上拉电阻,所以也不需在外边另加DC偏置电压。

2、在时钟的输入端有两种电路选择,CLKIN0和CLKIN1,我想确认哪种是正确的,原因是什么?因为在LMK00338的数据手册中,我只看到了输入支持LVPECL、LVDS、CML、SSTL、HSTL、HCSL,并未看到输入端本身的电平模式,所以CLKIN0是我按照HCSL输入来做的设计。如果按照CLKIN1的电路设计,是否可以同时支持上述六种时钟电平的输入?如果是的话,我会选择CLKIN1的电路,因为我还未能确定时钟源到底选哪种电平。

3、VCCOA、VCCOB、VCCOC均支持3.3V和2.5V,对于我目前的应用REFOUT(LVCOM)时钟输出不会用到,因此选择3.3V和2.5V,除了功耗之外,其他应该没什么影响吧?

谢谢

这个涉及到非常复杂的芯片配置问题,建议到我们的E2E上去问,那里有产品线的同事会给出更加专业的回答。 https://e2e.ti.com/ 

1.应都可以支持的。

2. 输入是宽范围,匹配要看你输入是什么? HCSL不需要100Ohm端接,但是LVDS会需要。请注意各种不同电平类型,匹配不同;

3.主要区别是功耗,PROPAGATION DELAY也有差别,具体参见手册,谢谢

谢谢答复。弄明白了

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top