微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > 怎样得到一个9.995M分辨率达到50HZ以下锁相电路

怎样得到一个9.995M分辨率达到50HZ以下锁相电路

时间:10-02 整理:3721RD 点击:

      大家好,我最近用CD74HC4046来做一个5K倍频到9.995M基准时钟分辨率要达到50HZ以下的电路,然后将9.995M的时钟信号滤成正玄波再与10M通过模拟乘法器来得到一个5K和19.995M的频率,现在我只能做到1KHZ左右的分辨率,大家有什么建议和推荐的方法。附件是我做的电路板,和测试的图片。

你意思是步进要50hz吗?4046这种古老的电路应该是很难了

lmk04100类的应该可以

你好,我的意思不是步进50HZ而是想的到一个9.995M抖动低于50HZ的信号,然后与同一个晶振出来的10M信号来进行混频得到一个5K的信号。

谢谢你的解答

你指频率已9.95M为中心,变化在50Hz以内?

是的。

先将9.995 M信号去抖动?然后和10M信号混频得到5K信号?

是的

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top