微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > 请教下关于CDCE62005的问题,谢谢!

请教下关于CDCE62005的问题,谢谢!

时间:10-02 整理:3721RD 点击:

请教下TI的工程师,62005是否可以有如下接法:

1. 单板有外部时钟输入10MHz,这时,不接晶振,直接将外部单端时钟接到PRI_p端口上,PRI_n下拉到地。这样可以不?

2.其输出端口可以同时配置出100M,125M,156.25M,66.667M这几个时钟不?

谢谢!

1. 可以单端输入,将PRI_N通过1Kohm电阻到GND。

2. 能够同时多路输出,但要看能否在VCO 频率,以及分频系数都合理的前提下精确配出这几个输出频率。

你好, 100M,125M,156.25M,66.667M的最小公倍数计算得5G,CDCE62005无法实现.

推荐你是用CDCM6208可以使用小数分频,得到任意频率,谢谢

请教Robin Feng;

  为什么可以依据最小公倍数便知无法实现,和输入没关吗?

 TI的好多clock产品都提供了配置软件,所以我一般用软件来判定,我刚才用CDCE62005的GUI配了下,输入10M,输出125M和156.25M是没问题的,但100M和66.667M无法配出。

Kailyn:

         由于输出频率都是通过VCO分频得来, CDCE62005输出分频器都是整数的.  所以所有输出频率都是由同一个VCO整数分频得来. 所以所有期望输出频率的最小公倍数应该就是最开始的那个比较高的频率,此频率或者此频率的整数倍应该在VCO的工作范围内该芯片才能正常工作.

      其实你使用GUI软件也是同样的道理,只是更直观. 其实Clockdesign tool提供了更加简便的工具可以通过频率反推得到器件,可惜不支持CDCE62005;不过cdcm6208输出支持小数,不受前面所述条件制约.此外CDCE925/937系列内部有多个VCO和PLL.各个VCO可以不同频,所以不同VCO可以出不同频率,也不受公倍数制约.

明白了,谢谢。

哦哦,理解了,非常感谢!

请问你们输入10M,输出频率是正确的么,锁定信号是正常的了吗,我们输入频率和你们一样,如果不经过内部的VCO,输出信号是正确的,如果经过VCO就没有锁定,而且输出信号的频率每次上电都不一样,希望给点建议

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top