微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > 超高速逻辑门

超高速逻辑门

时间:10-02 整理:3721RD 点击:

我想利用TI与门设计一个高速脉冲,脉冲上升沿河下降沿小于3ns 脉宽为10ns,应选择哪种与门?

楼主需要几输入的,你看下SN74AUC2G08这款2输入的与门,1.8V时tpd才为1.8ns。

8203.sces477c.pdf

非常感谢您的宝贵建议,我之前采用的是SN74LVC08A 逻辑门,输出的脉冲是类似阻尼震荡波形;SN74AUC2G08 Datasheet中△t╱△v=20ns/v 和 slew rate>=1v/ns 有什么差别 我想选择一种 slew rate 高的器件。谢谢!

slew rate的定义是ΔV/Δt,指的是单位时间内电压的变化值,二者互为倒数关系。

非常感谢您的解释,麻烦您给推荐一款△t╱△v <=0.3的器件

我看了几款与门器件,△t╱△v 还未发现0.3ns的,我又查看了下关于这个定义的解释,你参考下英文论坛对△t╱△v 的解释:http://e2e.ti.com/support/logic/f/151/t/251609.aspx

可以看出,△t╱△v针对输入信号而言,而你指的超高速或者高速应该是看output slew rate这个参数,但里面也给出了一般器件的datasheet并未给出此参数因为这个和负载有关,除非选择带有clock的器件。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top