微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > 关于DP83849IF的上电复位问题!

关于DP83849IF的上电复位问题!

时间:10-02 整理:3721RD 点击:

关于DP83849IF的上电复位问题,请TI 高手指教:使用MAX809(上电复位脉宽最小140ms)做整个电路的复位,感觉DP83849IF好像复位的不好,不能正常工作,用镊子做一下手工复位,DP83849IF就工作了,是复位时间短,没有配置上,还是别的什么原因?谢谢!

你好,DP83849IF的硬件复位时间在1ms以上即可正常复位了,因此肯定不是复位时间段的问题,你可以看一下MAX809的输出脉冲的幅度,看看是否属于TTL电平范围的高低

谢谢您的回复,我又检查了一下,发现DP83849IF不管是不是使用MDC/MDIO,好像是必须有MDC信号,之前因为FPGA还没有设计,才没有MDC信号,现在在FPGA写点逻辑,加一个5MHz的MDC信号,芯片就正常了,管理接口是必须要加么?

你好,是的,datasheet 上page47有:The DP83849IF requires a single initialization sequence of 32 bits of preamble following
hardware/software reset. This requirement is generally met by the mandatory pull-up resistor on MDIO in
conjunction with a continuous MDC, or the management access made to determine whether Preamble
Suppression is supported.

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top