微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > 请教一些CDCE913问题

请教一些CDCE913问题

时间:10-02 整理:3721RD 点击:

1)我接入的是4MHz的有源晶振,固定频率.应该怎么接.直接接在1号引脚上吗?

2)输出信号用于USB Full Speed通信(12MHz),以太网同步信号(25MHz),MCU主时钟(200MHz),低功耗MCU时钟(30MHz)可以吗?如果不可以,求推荐可以申请样片可用,而且购买不贵的.

3)我的MCU,支持1.8V和3.3V有源晶振输入,这个应该合适吧,我看文档说是1.8V,150ppm会不会导致同步信号提取各种问题呢?

4)我还没此芯片,我只是学生,想申请能批准2片吗?以前都是我队友申请的,现在他出去玩了.

5)输入晶振频偏有多少要求呢?时钟改变时间是多少.输出部分需要接的电容允许范围是多少.

1)直接加载1脚;

2)你要4个输出,CDCE913肯定不行,只有三个输出。你要的输出都是LVCOMS的输出吗? 你的有源晶振频率能提高吗?如果用20MHz的话,可以用CDCE925产生你需要的这些频率;

3)没有问题,估计你其他的都是要3.3V的时钟吧,所以统一用3.3V的;MCU对时钟要求应该不高;

4)样片2片应该问题不大,你到官网去申请;

5)时钟改变的时间应该是ms级吧,具体的没测过。输出电容不明白你的意思,为什么要加电容?

1)我们辅导老师说时钟输出的时候旁路电容才会防止频率不稳定,原来不需要.谢谢.

2)输入时钟电压要多少?

3)我的以太网是ENC28J60驱动,有20ppm的要求,虽然我以前实验用35ppm没有问题,这个会不会有什么大影响.

2. 输入电压标准时LVCMOS,你可以对比它的标准去看。

3. 这个得具体去测,整个ppm精度和你用的参考时钟也有关系。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top