微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > PCIE接口的参考时钟REFCLK如何设计?

PCIE接口的参考时钟REFCLK如何设计?

时间:10-02 整理:3721RD 点击:

我想用C6657的PCIE接口扩展一个WIFI.

C6657的PCIE需要一个LVDS的参考时钟(PCIECLKP, PCIECLKN),  WIFI芯片的PCIE需要一个HCSL的参考时钟(REFCLKP, REFCLKN)

我理解的是, 这2个时钟由同一个时钟源提供, 如何设计? PCB走线有何要求?

谢谢

可考虑CDCM9102这款时钟芯片,

 http://www.ti.com/lit/ds/symlink/cdcm9102.pdf

电路原理图可参考EVM use's guide 中Page6:http://www.ti.com/lit/ug/scau048/scau048.pdf

PCB走线需要注意的是,因为是差分信号,两个差分信号尽量做到走线等长,做不到等长的话长度也不能超过5mil,但一定要等宽。

谢谢, 现在我整个系统是用CDCE62005产生时钟, 1个100M给DSP的PCIE, 可以再产生1个100M给WIFI芯片的PCIE.
但我理解这两个时钟必须由同一个100M时钟,串连起来.
是否理解错了?

但是你不是说WIFI的PCIE需要HCSL信号吗? LVDS和HCSL的共模电压范围不同,如果采用CDCE62005输出的同一个100MHz的LVDS信号给WIFI是不允许的。

是的, WIFI的PCIE需要的是HCSL信号

我现在困惑的是DSP的PCIE和WIFI的PCIE是否一定要是同一个时钟? (也就是两个时钟要同步)

如果一定要的话, 是否可以先将100M的LVDS时钟给DSP, 然后同时将这个时钟信号转换为HCSL信号给WIFI ?

不知到PCIE的插座是怎样设计的, 主板上的PCIE的时钟, 和PCIE的插座上输出的PCIE参考时钟是如何提供的?

是否一定要同步, 需要查看下WIFI芯片的Spec对PCIE 参考时钟的要求吧。 你的这个方法我个人认为可行。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top