微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > CDCE62005输出频率稳定性怎么计算?

CDCE62005输出频率稳定性怎么计算?

时间:10-02 整理:3721RD 点击:

用来两片CDCE62005,可是看手册也不是很明白怎么计算输出频率的稳定性(比如多少PPM之类的)

还有就是lock信号为低的时候,输出频率是否就和预设的差很多?

希望高手给予解答,谢谢

62005锁定后的频率稳定度取决于参考,见手册66页下部描述

不锁定时vco宽频震荡,将可能会偏到一边,谈不上稳定度

谢谢回答,不过就是66页没看懂,里面那些电容C的值是怎么确定的?

还有就是锁定应该与滤波器带宽,Charge Pump,还有65页的窗口大小有关系,难道这些都和输出频率的稳定性没有关系吗?

我用的是3.125MHz,VCO=1875MHz,然后滤波器,Charge Pump设置都和rom中的默认值一样,难道还有比这更好的设置?上电锁好后,再运行过程中偶尔也会失锁(几个us左右),这个会不会影响输出频率?

前面理解有误,ppm是频率精度不是稳定性.

你监相频率是多少?可以把监相频率提高一些看

监相频率是指手册11页公式3?如果是的话就是3.125MHz,不知道我理解是否正确

手册66页就是算精度PPM的,稳定性是指RMS吧?

今天看有个文档,需要测量好几个参数,来确定滤波器的参数。而且说输出精度与输入无关,只与VCO有关,不知道这种说法是否正确,请指教!

就你前面所提的问题,你遇到的问题应该是环路稳定性的问题,而不是频率精度问题?

一个是一级环的配置放到二级环.看下是硬件的问题还是配置问题.

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top