微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > 需要设计一个能同步输出从大概11.2896M到最高100M的8路时钟电路

需要设计一个能同步输出从大概11.2896M到最高100M的8路时钟电路

时间:10-02 整理:3721RD 点击:

     要一个源晶振为牵引,输出11.2896M、16.9344M以及24M附近、50M附近及100M的TTL方波或者正弦波时钟电路,要求尽最大可能低抖动,低相噪;大概计划10路以内不同频率输出,有什么相关的发生电路芯片推荐?应用于音响产品中,谢谢。

你是要同时出这5种频率么,几个时钟需要同步精确么?前面两个频率是1.5倍关系对吧?

一个是CDCE949类: 四个PLL共参考,因此33.8688/2=16.9344, 另外一路/3=11.2896. 但是24M,50M没有整数关系就会偏的比较远.

另外一个是CDCM6208,输出分频器就是带小数的.就可以随便分了,出什么频率都没有问题    

我就是需要同源,时钟最好精确同步,要不也没有大意义。LMK系列我看很高的指标,不能使用吗?

对指标要求多高?抖动要求是什么级别fs, ps?分别用来给什么提供时钟?

如果你要单芯片提供没有整数倍关系的时钟目前看cdcm6208比较合适你你先看下,lmk各路输出时钟目前是整数倍关系的,谢谢!

http://www.ti.com/product/cdcm6208

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top