FPGA + DAC3162
时间:10-02
整理:3721RD
点击:
TI工程师:
您好,我现在也在使用dac3162这款芯片,FPGA产生正弦波作为数据源 ,dac时钟由时钟芯片产生,为200M ,FPGA 的时钟也由同一时钟芯片产生 ,但是我现在产生了一个60M的正弦信号 dac输出严重失真 ,iodelay 以及时钟相位都调了 还是不行 希望您给点建议,dac时钟必须工作在500M么
时钟 200Mhz, 最多能产生 200 M 个电压/秒. 现在产生了一个60M的正弦信号 那么大概每周期 3 个电压点.
那么也就是说这种设计是完全可以实现的对么 如果是200M的采样率最高可以产生80M的正弦信号 我可以这样理解么