微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > 关于AD采样芯片

关于AD采样芯片

时间:10-02 整理:3721RD 点击:

最近想用AD芯片进行采样,初步选择了ADS8568这一款,有一些疑问想咨询下:

1. 这是8通道的AD芯片,如果8个通道同时使用,每个通道的采样率皆可达到650KSps(以并行方式来说的采样率)?

2. 当采交流时,可不可以采集峰值在正负10V之间的交流电压;

3. 当片选信号拉高时,若采样通道有信号进入,那么此时采到的信号是被后面信号代替,还是会一直锁存;

4. 菊花链方式最多连多少块ADS8568芯片,采用这样方式会不会降低系统采样率;

5. 通道悬空时,采集到的信号是怎么样的;

第一次对这类型的芯片选型,所以如果问的有问题,请多多指正

1.是的,每个通道可以同时510kSPS采集信号。请注意,ADS8568:510kSPS,ADS8528: 650kSPS

2.可以采集+/-10V交流信号,在典型特性图中,其测试时使用的信号输入范围就是+/-10V

那这样子,8个通道总采集率是不是650KSPSx8

3.,CS拉高则停止采样,停止转换,直到CS恢复拉低,因此此时进入的信号会被CS拉低后进入的信号替代

4.菊花链方式不能使用并行接口读写,其采样率要比并口方式低

5.通道悬空采集到的信号是无规律的乱码

YI WANG9

那这样子,8个通道总采集率是不是650KSPSx8

是的。650是每个通道的最大采样率。另外ADS8568单通道最大是510kSPS (PAR),ADS8528:最大是650kSPS (PAR)。

请参考数据手册第一页的功能框图,各个通道有自己单独的ADC

另外补充:菊花链方式能连接多少块ADS8568芯片要根据你的SCLK驱动能力、采样速率来定。要保证在ADC更新最新结果之前所有串行结果都通过了最后一片输出。这样一来,采用这样方式会降低系统采样率

某个通道是否开始新的采样和转换,与CS的状态无关,取决于是否有CONVST_x新的上升沿到来。

手册的第29页有相应的描述和时序图。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top