微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > ads5271数据有效位请教

ads5271数据有效位请教

时间:10-02 整理:3721RD 点击:

 使用xilinx的k7160t对ads5271的数字信号进行采集,通过sclk与sdata接口将ad配置成Deskew Pattern模式与Sync Pattern模式FPGA这边正确的收到555与fc0.但是当配置成用户模式后或者不配置,我外部输入电压时,FPGA采集到的值比实际的值大。比如,外部输入到ad的电压为0.514v时FPGA采集到的12bit数据为C1A。如果将此12bit数据的最高为认为是符号位,取低11位的数除以2048(4096的一般),计算出来的数据与输入的数据一致。当外部输入0v时,FPGA接收到数据为7dd。请问对ads5271而言最高位是否是符号位?有效数据位是否是11bit?计算电压值是否为FPGA采集到的电压值除以2048? 谢谢!

注意

参考电压是  VREFT -  VREFB.  不知道是怎么配置的

输入是差分的

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top