微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > Sigma-delta ADC问题

Sigma-delta ADC问题

时间:10-02 整理:3721RD 点击:

最近在学习Sigma-delta  ADC的理论,有些问题请教一下专家

1. 请问对于1位量化的Sigma-delta 调制器来说,As和SNR和DR分别是什么关系,不同论文得到的SNR、DR和标准公式不太一样,只知道DR应该是最大SNR,举例子比如是3阶调制器,OSR=256,这3个值如何计算?

2.  对于MASH结构,SNR如何计算?

3. 不同阶的Sigma-delta框图中有的带有延时或者不带延时,就是z/(z-1)和1/(z-1),什么时候
用带延时,什么时候用不带延时?有的资料高阶调制器每级都带延时,而有的只有1级带有

延时,不知道性能或者设计上区别在哪里?谢谢

 

我只懂一些皮毛,不同调制器阶数,对噪声整形的程度不一样,越高,量化噪声功率倍压缩到高频段的程度越大。OSR是决定了信号的ENOB。输出的比特流的信号仍然是包含了所有的信号噪声的,后级的数字抽取和滤波,用来进一步提升信号的动态。

剩下两个就不是很清楚了。。。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top