微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > DAC5682z与FPGA接口与内部逻辑模块性能问题。

DAC5682z与FPGA接口与内部逻辑模块性能问题。

时间:10-02 整理:3721RD 点击:

你好,请问DAC5682z内部FIFO深度为多少,8SAMPLE具体怎么理解。

另外,DAC5682zEVM是否可以直接通过TI的ADC-HSMC板卡与ALTERA的FPGA开发相连(FPGA板HSMC接口与电压都匹配条件下)。

谢谢

DAC 以同步方式进行转换,待转换的数据可以提前输入, 这时数据会放在 FIFO 中, 这个 FIFO 可放下最多 8 个 DAC 数据

谢谢解答,那么意思就是说假如待转换的是16bit数据,那么·FIFO中最多可以存储8个16bit数据是么

上一篇:AFE4400数据采集
下一篇:TVP5151视频处理

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top