微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > ADS5407杂散较差(附件配有测试图片)

ADS5407杂散较差(附件配有测试图片)

时间:10-02 整理:3721RD 点击:

我最近在测试一款贵公司的一款AD芯片,第一次使用,SFDR比较差,问题如下:

首次使用TI公司ADS5407的芯片,带宽500MHz,输入频率275MHz~475MHz,但是测量该ad芯片的SFDR(无杂散动态范围)比较差,只有40~50dbc,而官方手册上描述的SFDR在70dbc以上,我们做了以下措施:

修改了时钟输入端的匹配网络,前期ADS5407时钟输入信号特别差,如下图所示:

修改端接匹配后,用示波器测量ADS5407输入端时钟下图所示:波形已经比较完美。此时时钟VPP为1.2V,500MHZ.手册上推荐时钟VPP为2.0V,后期调整了时钟摆幅大概在0.8V~1.5V之间,都试过,对于杂散并没有什么改善。

 

测试了ADS5407输入280.25MHz中频信号的波形,也比较完美,并用信号分析仪看了频域特性,都比较好。该中频输入如下图所示。所选用的时钟与中频的信号产生器在以往的项目中使用过(测试ADS5463,指标没问题,同样的信号在ADS5463中杂散大概在60dbc以上)。所以我觉得实验设备这一块问题应该也可以排除掉。

 

调节内部寄存器,开启偏置和增益自动校正,能够将直流偏置校准,但是SFDR指标没有明显的提高(约提高了1~2dbc),用matlab分析采集的ad数据的SFDR,如下图:

测试的过程中发现,一个芯片的两路ad,SFDR也不一致,某些频点(如281.25MHz频点的SFDR约为50dbc,312.5MHz频点的SFDR约为44dbc)。

高频 ADC 对信号的传输和完整性的要求很高. 信号的阻抗和 PCB 的噪声和干扰对转换精度的影响也很大.

有没有用频谱分析仪测试输入时钟和输入信号的频谱结果图?用示波器看不出效果的。

另外,测试信号的幅度是多少dbm,是多少dbfs?

输入和时钟有没有加带通滤波器

时钟和信号的频谱都有看过,都还可以,测试信号的幅度是3dbm,时钟和信号都加有带通滤波器,并且相应的频点都在频谱仪上看过。相等的实验条件在ADS5463上杂散有60db以上

附件里的时钟质量肯定不好

降低信号的幅度试一试

上一篇:关于ads1271
下一篇:ad采样问题

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top