微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > ADS1274的SYNC管脚控制

ADS1274的SYNC管脚控制

时间:10-02 整理:3721RD 点击:

现在用的是STM32驱动ADS1274,使用SPI方式读取数据,

看资料说该管脚用于使多通道同步采样,对于SYNC这个管脚的控制还有些迷惑,

是在每次读取数据的时候都要对它进行拉低再至高的处理,还是只需在每次上电的时候进行一次就可以了呢,CLK时钟是一直存在的,

现在的情况是:需要不定时的读取ADS1274的数据结果。就大神出来指点一下。小弟先谢谢啦!

现在的情况是,若将SYNC直接接到3.3V,可以读到四个通道的数据,若将SYNC做拉低再拉高的处理后就只能读到1个通的数据。。。。

求解。。。

sync低脉冲的脉冲宽度至少要一个CLK的时钟周期才能拉高

CLK的频率是5MHz(周期200ns)

加的延时都3us了,还是不行,下面是读取四个通道的数据。经常会出现0值。。。。不稳定啊,如果直接将SYNC接高电平,就可以像第一组数据一样了。。

到底哪里出了问题啊。。求解

***************
3487676
3508842
3483524
3488854
***************
3487744
0
0
0
***************
3487918
3506176
0
0
***************
3487926
3508224
0
0
***************
3145728
0
0
0
***************

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top