微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > 模拟电路的误差预算

模拟电路的误差预算

时间:10-02 整理:3721RD 点击:
大家好! 我最近在设计一个电压信号比例放大,AD采集这样的电路,用户的要求是采用12位ADC,总误差在±2.5LSB之间,这个指标好实现吗?总的误差预算如何做呢?需要考虑哪些因素呢?AD转换器的误差和放大电路的误差如何分配比较合理呢?因为这涉及到部分器件的选型和成本的预估,谢谢各位牛人!

12位ADC 的要求不高, 总误差在±2.5LSB之间,这个指标有点高, 对于新人不太好实现.

要求电路设计做些优化, 对电源噪声, 信号噪声等等做些处理

12位ADC 的要求不高, 总误差在±2.5LSB之间,这个指标有点高, 对于新人不太好实现.

要求电路设计做些优化, 对电源噪声, 信号噪声等等做些处理

谢谢Airwill的关注,在这个应用中,信号的频率大多只有几十Hz~几百Hz,由于路数比较多,打算采用“差分比例放大电路+多路模拟开关+ADC”实现。

我们又评估了下,先暂时不考虑电源噪声等因素,仅考虑无源器件,如果差分比例放大电路中电阻都选成0.1%精度的,放大电路中单纯无源器件造成的误差就在0.2%左右,如果0.2%×4096=8.192意味着8.192个LSB,那光是放大电路的误差就在8个LSB多,这种情况下肯定实现不了用户的要求,我这样分析对吗?

谢谢!

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top