微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > 峰值采集电路的设计

峰值采集电路的设计

时间:10-02 整理:3721RD 点击:

项目中需要设计一个高速数据采集系统,拟采用ti的高速ad及采样保持电路。采集的对象是高斯信号的峰值,信号脉宽2us,采样率约为1M。现在的问题是,该如何设计采样保持电路可以准确的采集信号峰值,ti是否有相应的设计参考。

http://www.ti.com.cn/lsds/ti_zh/amplifiers-linear/sample-and-hold-products.page?paramCriteria=no

这里是官方的采样保持电路, 看看有没有符合你的选择

还可以选择使用其它高速运放如OPA615设计采样保持电路,其数据手册有相关参考电路

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top