微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > MCU和单片机设计讨论 > 有关引脚电平变化问题

有关引脚电平变化问题

时间:10-02 整理:3721RD 点击:
引脚电平受程序影响,也受外部电路影响,当两者矛盾的时候,引脚电平该是怎么样的?

我觉得 51,可以这么理解,   非常 危险。有可能产生大电流 烧毁单片机....

能不能说详细点,如果程序置1,外围电路接地,此时引脚为高还是低?如果程序置0,外围电路接高电平,此时引脚是高还是低?

那个强就向那个走,不过这种思维很容易引起短路现象

qiujie

模电没学好,单片机没看懂IO口结构。

一般都会讲究电平匹配(ad等情况当然除外), 一般的单片机引脚都会有电压限制....51单片内部的引脚输出高电平的时候,是将电源电直接和单片机引脚相连么,要是此时单片机引脚 外面直接接地, 那岂不是电源和地直接短路了....会有很大的电流..当然,高级单片机 内部有保护电路.....
再说,没有见到几个画电路图 直接将电源 或者 地 直接和单片机引脚相连接啊,一般都会注意限流,和电平兼容的问题..

学习中

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top