使用DAC3484出现无法解释问题
时间:10-02
整理:3721RD
点击:
自己设计的DA系统,一片小的FPGA用来配置DA3484,一片大的FPGA用来给DA送数据和DATACLK、SYNC、FRAME等,一片时钟芯片提供DACCLK和OSTR。按照手册提供的配置顺序配置寄存器,现在写入和读出的寄存器的值可以保证是对的.但是读出的config5的值一直提示dacclk_gone、dataclk_gone。同时没有使用内部PLL的情况下,警报PLL lost lock。但是实际的硬件测试可以保证DACCLK和DATACLK都提供给DA了。
即使在屏蔽了这些警报的情况下,DA没有输出。
请问DAC3484的配置过程是不是有什么需要特别注意的地方。请大家帮帮忙啊,搞了两个多星期了。
CLOCK频率是多少呢?会不会有SI的问题呢?
送入两路正交的信号(数据率50M),DA3484的接口数据率就是200M,对应的DATACLK就是100MHz。内部采用8倍内插、FIFO enable、mixer enable、使用单同步源,直接采用外部输入的DACCLK(400MHz)。现在config5读出的值是ox853360,DA没有输出。