微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > 关于ADS1211中DRDY信号

关于ADS1211中DRDY信号

时间:10-02 整理:3721RD 点击:

请问一下,DRDY在上电之后,也就是初始化后,是保持高电平还是低电平?在传送指令结束后,是不是会自动跳为高电平?麻烦用过ADS1211的给说一说,并且在用的过程中要注意的问题给我讲一下,在这里先谢谢大家啦!

ADS1211在Calibrate或者convert的时候DRDY都为高电平,Calibrate或者convert后会pull low.

寄存器Command Register (CMR)的byte3的第0bit Data Ready bit 可以映射DRDY输出pin的电平状态。

DATASHEET第21页:DRDY is forced HIGH prior
to the DOR update, unless a read is in progress。就是说DRDY在DOR寄存器更新前(转换结束前)以及DOR READ过程的时候保持高电平。DOR更新后(转换结束后)就会自动变为高电平,而应该不是你所说的这传送指令结束后。

one converison period (转换周期)指对于master 模式来说

ADS1210/11
generates 8
serial clock cycles
and receives
Instruction Register
data via SDIO

然后是

ADS1210/11
generates n
serial clock cycles
and receives
specified
register data
via SDIO,这个conversion period结束后,DRDY才自动拉高。

区别于master模式serial clcok由ADS1210/11自己产生,对于slave模式来说,serial clock 由外部device产生。

以上内容datasheet 26到32页有详细说明。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top