如何降低电路的噪声
时间:10-02
整理:3721RD
点击:
各位大侠,小弟求教:在包含Σ-Δ型ADC的电路中,在设计PCB时有哪些技巧可以降低电路噪声,提高有效精度
Sun jun,
请注意下面几点:
如果可能,尽量使用单独的模拟电源和单独的数字电源,而且模拟部分的电源最好使用LDO。电源线在PCB上要走尽量宽的线。
系统要分为模拟地和数字地两部分,模拟地和数字地都要是大面积的地平面。
信号的模拟部分和数字部分要分开,模拟信号线和数字信号线也要分开,模拟信号线和数字信号线不要穿插。在芯片下面避免走数字信号。
再补充几点:
1.对于模拟输入信号线尽量不要走过孔,如果无法避免就需要在过孔周围打一圈地孔。以减少PCB的寄生电容。
2.ADC模拟输入的匹配电路离ADC模拟输入pin脚要足够近。
3.时钟线与数据线不要和ADC模拟输入电路走线在近处平行。
4.尽可能的提高ADC采样时钟信号的质量,必要时添加滤波器。
Hi
需要注意如下:
1. 电源电压需要低Noise, 可以选高PSRR的LDO, 也可增加LC滤波。 附件是ADC电源的测试报告,可以参考。
2. ADC的参考电压,除了采用高精度的电压源之外,还可以增加运放buffer进一步加强改善。例如ADS1256: http://www.ti.com.cn/general/cn/docs/lit/getliterature.tsp?genericPartNumber=ads1256&fileType=pdf 第二十九页。
Hi
layout上数模隔离也非常重要,数字信号和模拟信号各自采用端点接各自的GND Plane, 然后用磁珠或者零欧姆的电阻短接。