微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > ADS1232的PDWN问题

ADS1232的PDWN问题

时间:10-02 整理:3721RD 点击:

各位专家好!请教一个问题:

在ADS1232的数据手册中看到一句话,“AVDD must be powered up at least 10us before PDWN goes high”----fig 40

如果这个间隔时间没按要求大于10us,会造成芯片永久性损坏,还是芯片工作不稳定?

现在手边有个方案,PDWN管脚是由 MCU 控制的,上电时MCU管脚自动置高,故与AVDD的上电间隔小于10 us ,但是MCU会在采样前,置低再置高一下该管脚。

请问这种方案可以么?

你好!

1、如果这个间隔时间没按要求大于10us,会造成芯片永久性损坏,还是芯片工作不稳定?

不会对芯片有很大的影响,如果时间间隔小于10us,只是无法识别power-up的时序,即程序中的动作无法完成;

2、MCU会在采样前,置低再置高一下该管脚?

这种方案是可以的,只要保证时间间隔大于10us即可。另外,在程序中一般都是可以通过程序置位来控制时序及其之间的时间间隔的。

多谢!

上一篇:ADS1174相关问题
下一篇:dac7541

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top