微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > ADS850采样低频干扰

ADS850采样低频干扰

时间:10-02 整理:3721RD 点击:

       在某个项目中我使用了一款14bit,10MSPS的ADC(ADS850)用做视频信号采集,采样率在6MSPS。我将2.5V低噪声直流电平作为视频采集ADC的输入,以测试其DC特性,结果显示基本达到设计要求。

       当我将视频中随机两帧相减输出其差值,此时得到的应该是均值为零,方差2倍于单次采样低噪的白噪声。具体可详见附件中的图片。但此时发现视频信号在水平方向出现较大的相关性,可以判断结果中出现了部分低频噪声,而图像的行频在12KHz左右,从图像干扰重复度可以看出干扰频段很宽,导致结果非预期的白噪声。请问如何在板级设计中如何评估以及消除这种低频干扰?不知TI公司对此种采样后的噪声是如何评估的?

注意以下几点:1.ADC的电源AVDD请用高PSRR的LDO提供, 这点对于减小ADC的噪声非常有效。2.确保采样时钟的质量, 要求低抖动。 目前你已经做好PCB,建议用外部电源和外部时钟都试一下,找到主要的原因,然后在下一版改好。

1.为ADC模拟部分供电我采用的是TPS73601,其在10-100K的PSRR在-35-- -15dB,的确比较低。但我对比其他公司同类型、同价位LDO,噪声水平相当,PSRR都优于-60dB。不知在LDO选型上有问题没。

2.ADC的DC性能与时钟抖动关系不大,AC性能与时钟抖动关系密切。

为了验证是否是电源的问题,可以用外部电源试一下。 这个实验很容易做。

按照试验结果推测,电源和layout存在较大的疑问。在不修改原理图和部分修改电源下,我之前做的一版性能达到标称性能,图像中的行相关噪声的确没有或者很小,肉眼无法识别。十分感谢!

上一篇:ads62P29 CLK source
下一篇:ADS1298时序

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top