微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > 请TI的技术工程师解释一下tpa3251第15脚和18脚reset的作用

请TI的技术工程师解释一下tpa3251第15脚和18脚reset的作用

时间:10-02 整理:3721RD 点击:

请TI的技术工程师解释一下tpa3251第15脚和18脚reset的作用,这个18脚看了半天都看不懂是什么回事,求解释,能不能搞个中文版的IC资料?

中文版手册, 您就别渴求了.

18脚  Device reset Input; active low

9.4.7 Device Reset
Asserting RESET low initiates the device ramp down. The output FETs go into a Hi-Z state after the ramp down is complete. Output pull downs are active both in SE mode and BTL mode with RESET low.
In BTL modes, to accommodate bootstrap charging prior to switching start, asserting the reset input low enables weak pulldown of the half-bridge outputs.
Asserting reset input low removes any fault information to be signaled on the FAULT output, that is, FAULT is forced high. A rising-edge transition on reset input allows the device to resume operation after an overload fault. To ensure thermal reliability, the rising edge of reset must occur no sooner than 4 ms after the falling edge of FAULT.

这里的reset就是复位引脚,上电过程reset是一个由低到高的变化过程。相反掉电,reset是一个由高到低的变化过程。reset为高时,器件是正常工作的。

因为TPA3251 有失效保护电路,fault引脚输出为低器件报错,如果此时把reset拉低的话,那么报错信息就会被消除,或者说fault由低变高。

如果由于过载发生fault拉低报错的话,那么只能通过reset对TPA3251进行复位才能使器件恢复正常工作。

请问这个reset具体怎么使用呢?是直接接地就是把reset电位拉低了?串联一个电容后接地就是电位高了?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top