微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > PGA113放大失真问题

PGA113放大失真问题

时间:10-02 整理:3721RD 点击:

问题:PGA放大倍数越大,输入信号幅值衰减越厉害。比如:当输入信号为5kHz、20mVpp的正弦波时,放大100倍,用NI9234采集PGA输出信号作FFT,发现5kHz处谱线幅值只有0.69454V;当输入信号为625Hz、20mVpp的正弦波时,放大100倍,幅值只有0.89956V。是PGA113不能像如下接法吗?

电路原理图:PGA参考电压为1.5V,由双基准电压源REF1930提供

需要计算一下Slew rate是否足够。以625Hz、20mVpp的正弦波时,放大100倍为例,输出为2Vpp,即1Vp。

SR (V/μs) = 2*Pai*f × Voutp (1 × 10e-6)=2*3.14*625*1V* (1 × 10e-6)=3.9V/us

可是通过Table 1的表格来看,当G=64的时候压摆率为3.5V/us或者4V/us。显然如果625Hz、20mVpp放大100倍的话SR不够呢。

您好,以625Hz、20mVpp的正弦波时,放大100倍为例,输出为2Vpp,即1Vp。

SR (V/μs) = 2*Pai*f × Voutp (1 × 10e-6)=2*3.14*625*1V* (1 × 10e-6)= 3.9×10e-3 V/us = 3.9mV/us

压摆率不应该是3.9mV/us吗? 对于G = 200 时 2V/us的压摆率应该足够了吧?

向各位TI工程师大神们请教~~~~

不好意思,SR计算有误,这样的话排除SR的问题。电路来看需要将Vref接地。

因为根据datasheet中公式2,当选择CH0时,输出Vout0= G*Vin-Vref(G-1),这样看来输出为负值。

因此建议将Vref接地。

Kailyn Chen

不好意思,SR计算有误,这样的话排除SR的问题。电路来看需要将Vref接地。

因为根据datasheet中公式2,当选择CH0时,输出Vout0= G*Vin-Vref(G-1),这样看来输出为负值。

因此建议将Vref接地。

您好。datasheet中公式2,当选择CH0时,输出的确为Vout0= G*Vin-Vref(G-1),但是此处CH0无偏置,而我的原理图中对CH0进行了偏置,偏置电压为Vref,所以Vout0= G*Vin + Vref ,从公示来看,应该满足我的要求才对啊。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top