微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > 运算放大器噪声在实际使用中怎么衡量?

运算放大器噪声在实际使用中怎么衡量?

时间:10-02 整理:3721RD 点击:

运算放大器电压噪声密度曲线,实际使用中,可能会有哪些频率会导致运放的噪声叠加?

信号频率?电源频率?空间辐射信号的频率?

如果是这样,是不是前两者无法避免,后者可以通过空间屏蔽来改善?

分析得非常全面了. 数据手册给出的噪声, 跟实际应用比较其实是比较理想条件的, 应用中来自很多因素的噪声相叠加.

一些滤波技术也是必要的

假如空间屏蔽良好,只有信号频率和电源频率。

运放这两个频率噪声叠加可能有几uV,那么对于uV级信号来讲,经过运放后信噪比会变得很差。

我想问的是,如何去放大uV级信号?难道只有锁相放大?

1,减小外接电阻的阻值,可以有效减少电流噪声与电阻噪声带来的失调电压。

2,在反馈电阻上并联一个电容,在高频段减小放大器的增益。

3,用LDO给运放供电,减小电源带来的噪声。

反馈电阻上并联小电容是可以的,但是只是对高频噪声有抑制作用,对低频噪声的抑制作用就很小了。

如果并联较大电容,会影响信号的响应时间。

在不影响信号响应时间,有没有什么更好的方案呢?

直流误差不会导致后续的ADC采样有太大波动,但是噪声却不一样了。

ADC波动让人头疼。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top