微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > 高速电路板中的电源去耦问题?

高速电路板中的电源去耦问题?

时间:10-02 整理:3721RD 点击:

超高速电路板中(>100MHZ)电源旁边一般会放很多电容,但是在电源内阻比较小的时候这些去耦电容的截至频率会比较高,对几千HZ的噪声比较难滤除,我看有的设计方案是会在电源端串一个几十Ω的电阻,有的方案是串一个小电感,1mH左右,电阻的还好,不会震荡,串电感会在谐振频率附近振荡啊,就问下一般高速电路板的电容会并多大,要不要串电阻或者电感呢?

串电阻会明显影响电源功率, 电感会更好. 当然如果你的电路需要电流比较小, 也可以用电阻.

去耦电容之外, 我想你肯定还使用了滤波电容吧,

串电感会在谐振频率附近振荡? 你测到振荡波形了吗? 一般电路里负载的电流比较大, 也是这个振荡电路的阻尼. 所以并不容易振荡

对于大型的高速电路,会有专门的一个电源完整性分析的问题,如果只是考虑对于单个运放的高频的去耦,只需要需要选用合适的电容的和阻值。

添加电感或者电阻,只是为了实现更大的衰减, 并且与期间本身的PSRR构成对干扰更大的衰减。

许多应用中,电感或者铁氧体磁珠与电容初恋构成谐振网络,具体的谐振幅度与Q值有关系,使用铁氧体可以减少这样的问题。

如果对于电路精度有较高的要求,或者PSRR表现一般,应该考虑这么做。

除了这些,电路的LAYOUT也是非常重要的。

这部分的走线尽量短,尽量靠近电源引脚放置,否则会降低这种结构带来的有效性,并且形成的环路会容易拾取干扰信号。

上一篇:OPA1632发热问题
下一篇:OPA1632发热

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top