微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > 如何减小ISO124的失调电压的影响

如何减小ISO124的失调电压的影响

时间:10-02 整理:3721RD 点击:

我在使用ISO124做一个数据采集系统,由于ISO本身的失调电压为20mV左右,对采样精度的影响比较大,请问有没有什么方法可以减小失调电压的影响?谢谢

用算法补偿

你好,能不能从硬件上解决呢?算法补偿的误差比较大额

只有升级硬件了。硬件使然;如软件不补,只有使然硬件了。

我只对交流信号感兴趣  是不是可以用输出交流耦合来减小失调电压的影响呢?

交流耦合?唉!对一颗IC;失调电压是变量。如果是窄带交流信号;用到无妨。

是否可以先采样后隔离?这样选用低失调和低漂移的芯片并上ADC在同侧,然后用ISO74xx系列的数字隔离器进行隔离传输到MCU端,这样采样精度可能会有所改善。

交流信号的频率范围是多少?如果交流信号的最低频率距离DC较远,可以考虑用一个电容挡掉直流成分。

50HZ到5KHZ

看上去应该可以用电容挡掉直流。

TI最新的隔离运放AMC1200的失调电压最大值1.5mV,不知道是否满足要求,如果要求较高,推荐推荐先采样后数字隔离的方案

你好,

根据所需要处理的信号频率,用100uF左右电容(50Hz时阻抗约30ohm)隔直后,加一个几k欧姆的对地电阻,再挑选一个offset小的运放做缓冲器,以保证最终不影响AD的采样精度。

使用大电容的交流耦合可能带来较大的相位误差,在采集系统中需要考虑到这个因素。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top