微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 请问90度的移相怎么做

请问90度的移相怎么做

时间:10-02 整理:3721RD 点击:
做倍频用,谢谢
请问还有什么方法可以用来做倍频

请问90度的移相怎么做
用FPGA内的PLL。

请问90度的移相怎么做
问题是现在没有pll,还有没有别的办法啊

请问90度的移相怎么做
全数字实现吗

请问90度的移相怎么做
是啊
小编有什么办法吗

请问90度的移相怎么做
很有挑战性,不推荐这么做,最好用pll

请问90度的移相怎么做
你可以先分频啊!用分频后的时钟来做啊!

请问90度的移相怎么做
如果相位精度不是很高的话,可用分频实现,但时序控制比较繁

请问90度的移相怎么做
先将要移相的信号a 二分频得到信号 b,然后将a 和 b 进行异或 或者 同或,这个视你想要超前还是滞后而定。

请问90度的移相怎么做
我好像犯了个错误,没看清问题。不好意思。

时钟取反,然后作为en。

hehe
maybe we have no good way using pure logic circuit,
If the period is not big, you can delay the clock signal to generate 90# phase signal.

回复 #10 ameicjm 的帖子
感觉你说得对阿

Hilber transform

能否用RC电路来调整?

数字方法能做倍频?
用MUX选几个BUFFER LINE,在把DELAYED的时钟拿回去和原时钟比较来作为MUX的选择线?

使用FPGA内部的 DCM时钟管理模块我前一端时间刚用过~ 非常好

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top