微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > 电子元器件 > 们来学习下MOS管的正确的选择方法

们来学习下MOS管的正确的选择方法

时间:10-02 整理:3721RD 点击:
  正确选择MOS管是很重要的一个环节,MOS管选择不好有可能影响到整个电路的效率和成本,了解不同的MOS管部件的细微差别及不同开关电路中的应力能够帮助工程师避免诸多问题,下面我们来学习下MOS管的正确的选择方法。
  第一步:选用N沟道还是P沟道
  为设计选择正确器件的第一步是决定采用N沟道还是P沟道MOS管。在典型的功率应用中,当一个MOS管接地,而负载连接到干线电压上时,该MOS管就构成了低压侧开关。在低压侧开关中,应采用N沟道MOS管,这是出于对关闭或导通器件所需电压的考虑。当MOS管连接到总线及负载接地时,就要用高压侧开关。通常会在这个拓扑中采用P沟道MOS管,这也是出于对电压驱动的考虑。
  要选择适合应用的器件,必须确定驱动器件所需的电压,以及在设计中最简易执行的方法。下一步是确定所需的额定电压,或者器件所能承受的最大电压。额定电压越大,器件的成本就越高。根据实践经验,额定电压应当大于干线电压或总线电压。这样才能提供足够的保护,使MOS管不会失效。就选择MOS管而言,必须确定漏极至源极间可能承受的最大电压,即最大VDS.知道MOS管能承受的最大电压会随温度而变化这点十分重要。设计人员必须在整个工作温度范围内测试电压的变化范围。额定电压必须有足够的余量覆盖这个变化范围,确保电路不会失效。设计工程师需要考虑的其他安全因素包括由开关电子设备(如电机或变压器)诱发的电压瞬变。不同应用的额定电压也有所不同;通常,便携式设备为20V、FPGA电源为20~30V、85~220VAC应用为450~600V.
  第二步:确定额定电流
  第二步是选择MOS管的额定电流。视电路结构而定,该额定电流应是负载在所有情况下能够承受的最大电流。与电压的情况相似,设计人员必须确保所选的MOS管能承受这个额定电流,即使在系统产生尖峰电流时。两个考虑的电流情况是连续模式和脉冲尖峰。在连续导通模式下,MOS管处于稳态,此时电流连续通过器件。脉冲尖峰是指有大量电涌(或尖峰电流)流过器件。一旦确定了这些条件下的最大电流,只需直接选择能承受这个最大电流的器件便可。
  选好额定电流后,还必须计算导通损耗。在实际情况下,MOS管并不是理想的器件,因为在导电过程中会有电能损耗,这称之为导通损耗。MOS管在"导通"时就像一个可变电阻,由器件的RDS(ON)所确定,并随温度而显著变化。器件的功率耗损可由Iload2×RDS(ON)计算,由于导通电阻随温度变化,因此功率耗损也会随之按比例变化。对MOS管施加的电压VGS越高,RDS(ON)就会越小;反之RDS(ON)就会越高。对系统设计人员来说,这就是取决于系统电压而需要折中权衡的地方。对便携式设计来说,采用较低的电压比较容易(较为普遍),而对于工业设计,可采用较高的电压。注意RDS(ON)电阻会随着电流轻微上升。关于RDS(ON)电阻的各种电气参数变化可在制造商提供的技术资料表中查到。
  技术对器件的特性有着重大影响,因为有些技术在提高最大VDS时往往会使RDS(ON)增大。对于这样的技术,如果打算降低VDS和RDS(ON),那么就得增加晶片尺寸,从而增加与之配套的封装尺寸及相关的开发成本。业界现有好几种试图控制晶片尺寸增加的技术,其中最主要的是沟道和电荷平衡技术。
  在沟道技术中,晶片中嵌入了一个深沟,通常是为低电压预留的,用于降低导通电阻RDS(ON)。为了减少最大VDS对RDS(ON)的影响,开发过程中采用了外延生长柱/蚀刻柱工艺。例如,飞兆半导体开发了称为SupeRFET的技术,针对RDS(ON)的降低而增加了额外的制造步骤。这种对RDS(ON)的关注十分重要,因为当标准MOSFET的击穿电压升高时,RDS(ON)会随之呈指数级增加,并且导致晶片尺寸增大。SuperFET工艺将RDS(ON)与晶片尺寸间的指数关系变成了线性关系。这样,SuperFET器件便可在小晶片尺寸,甚至在击穿电压达到600V的情况下,实现理想的低RDS(ON)。结果是晶片尺寸可减小达35%.而对于最终用户来说,这意味着封装尺寸的大幅减小。
  第三步:确定热要求
  选择MOS管的下一步是计算系统的散热要求。设计人员必须考虑两种不同的情况,即最坏情况和真实情况。建议采用针对最坏情况的计算结果,因为这个结果提供更大的安全余量,能确保系统不会失效。在MOS管的资料表上还有一些需要注意的测量数据;比如封装器件的半导体结与环境之间的热阻,以及最大的结温。
  器件的结温等于最大环境温度加上热阻与功率耗散的乘积(结温=最大环境温度+[热阻×功率耗散])。根据这个方程可解出系统的最大功率耗散,即按定义相等于I2×RDS(ON)。由于设计人员已确定将要通过器件的最大电流,因此可以计算出不同温度下的RDS(ON)。值得注意的是,在处理简单热模型时,设计人员还必须考虑半导体结/器件外壳及外壳/环境的热容量;即要求印刷电路板和封装不会立即升温。
  雪崩击穿是指半导体器件上的反向电压超过最大值,并形成强电场使器件内电流增加。该电流将耗散功率,使器件的温度升高,而且有可能损坏器件。半导体公司都会对器件进行雪崩测试,计算其雪崩电压,或对器件的稳健性进行测试。计算额定雪崩电压有两种方法;一是统计法,另一是热计算。而热计算因为较为实用而得到广泛采用。除计算外,技术对雪崩效应也有很大影响。例如,晶片尺寸的增加会提高抗雪崩能力,最终提高器件的稳健性。对最终用户而言,这意味着要在系统中采用更大的封装件。
  第四步:决定开关性能
  选择MOS管的最后一步是决定MOS管的开关性能。影响开关性能的参数有很多,但最重要的是栅极/漏极、栅极/ 源极及漏极/源极电容。这些电容会在器件中产生开关损耗,因为在每次开关时都要对它们充电。MOS管的开关速度因此被降低,器件效率也下降。为计算开关过程中器件的总损耗,设计人员必须计算开通过程中的损耗(Eon)和关闭过程中的损耗(Eoff)。MOSFET开关的总功率可用如下方程表达:Psw=(Eon+Eoff)×开关频率。而栅极电荷(Qgd)对开关性能的影响最大。

受教了,谢谢小编

good。

mos管是金属(metal)—氧化物(oxide)—半导体(semiconductor)场效应晶体管,或者称是金属—绝缘体(insulator)—半导体。

MOS管的source和drain是可以对调的,他们都是在P型backgate中形成的N型区。在多数情况下,这个两个区是一样的,即使两端对调也不会影响器件的性能。这样的器件被认为是对称的。

双极型晶体管把输入端电流的微小变化放大后,在输出端输出一个大的电流变化。双极型晶体管的增益就定义为输出输入电流之比(beta)。

场效应管(FET)把输入电压的变化转化为输出电流的变化。FET的增益等于它的transconductance, 定义为输出电流的变化和输入电压变化之比。市面上常有的一般为N沟道和P沟道。

场效应管的名字也来源于它的输入端(称为gate)通过投影一个电场在一个绝缘层上来影响流过晶体管的电流。事实上没有电流流过这个绝缘体,所以FET管的GATE电流非常小。

最普通的FET用一薄层二氧化硅来作为GATE极下的绝缘体。这种晶体管称为金属氧化物半导体(MOS)晶体管,或,金属氧化物半导体场效应管(MOSFET)。因为MOS管更小更省电,所以他们已经在很多应用场合取代了双极型晶体管。

MOS电容的特性能被用来形成MOS管。Gate,电介质和backgate保持原样。在GATE的两边是两个额外的选择性掺杂的区域。其中一个称为source,另一个称为drain。假设source 和backgate都接地,drain接正电压。只要GATE对BACKGATE的电压仍旧小于阈值电压,就不会形成channel。Drain和backgate之间的PN结反向偏置,所以只有很小的电流从drain流向backgate。如果GATE电压超过了阈值电压,在GATE电介质下就出现了channel。这个channel就像一薄层短接drain和source的N型硅。由电子组成的电流从source通过channel流到drain。总的来说,只有在gate 对source电压V 超过阈值电压Vt时,才会有drain电流。

在对称的MOS管中,对source和drain的标注有一点任意性。定义上,载流子流出source,流入drain。因此Source和drain的身份就靠器件的偏置来决定了。有时晶体管上的偏置电压是不定的,两个引线端就会互相对换角色。这种情况下,电路设计师必须指定一个是drain另一个是source。

Source和drain不同掺杂不同几何形状的就是非对称MOS管。制造非对称晶体管有很多理由,但所有的最终结果都是一样的。一个引线端被优化作为drain,另一个被优化作为source。如果drain和source对调,这个器件就不能正常工作了。

晶体管有N型channel所有它称为N-channel MOS管,或NMOS。P-channel MOS(PMOS)管也存在,是一个由轻掺杂的N型BACKGATE和P型source和drain组成的PMOS管。如果这个晶体管的GATE相对于BACKGATE正向偏置,电子就被吸引到表面,空穴就被排斥出表面。硅的表面就积累,没有channel形成。如果GATE相对于BACKGATE反向偏置,空穴被吸引到表面,channel形成了。因此PMOS管的阈值电压是负值。由于NMOS管的阈值电压是正的,PMOS的阈值电压是负的,所以工程师们通常会去掉阈值电压前面的符号。一个工程师可能说,“PMOS Vt从0.6V上升到0.7V”, 实际上PMOS的Vt是从-0.6V下降到-0.7V。

开启电压(又称阈值电压):使得源极S和漏极D之间开始形成导电沟道所需的栅极电压;
·标准的N沟道MOS管,VT约为3~6V;通过工艺上的改进,可以使MOS管的VT值降到2~3V。

直流输入电阻RGS
·即在栅源极之间加的电压与栅极电流之比
·这一特性有时以流过栅极的栅流表示
·MOS管的RGS可以很容易地超过1010Ω。

漏源击穿电压BVDS
·在VGS=0(增强型)的条件下 ,在增加漏源电压过程中使ID开始剧增时的VDS称为漏源击穿电压BVDS
·ID剧增的原因有下列两个方面:
(1)漏极附近耗尽层的雪崩击穿
(2)漏源极间的穿通击穿
·有些MOS管中,其沟道长度较短,不断增加VDS会使漏区的耗尽层一直扩展到源区,使沟道长度为零,即产生漏源间的穿通,穿通后,源区中的多数载流子,将直接受耗尽层电场的吸引,到达漏区,产生大的ID。

在增加栅源电压过程中,使栅极电流IG由零开始剧增时的VGS,称为栅源击穿电压BVGS。

低频跨导gm
·在VDS为某一固定数值的条件下 ,漏极电流的微变量和引起这个变化的栅源电压微变量之比称为跨导
·gm反映了栅源电压对漏极电流的控制能力
·是表征MOS管放大能力的一个重要参数
·一般在十分之几至几mA/V的范围内。

导通电阻RON说明了VDS对ID的影响 ,是漏极特性某一点切线的斜率的倒数
·在饱和区,ID几乎不随VDS改变,RON的数值很大,一般在几十千欧到几百千欧之间
·由于在数字电路中 ,MOS管导通时经常工作在VDS=0的状态下,所以这时的导通电阻RON可用原点的RON来近似
·对一般的MOS管而言,RON的数值在几百欧以内。

技术贴必须顶~~~~~~搜藏啦!

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top