用CST设计标签天线的,芯片处为集总端口,怎么无法像HFSS一样有port激励
求大神解答
你加的那个是集总元件,设置电感电容电阻的;加dicrete port,设置完, 出来显示是红色的。
楼上正解 !
请问大神,那端口怎么设置成复阻抗呢?
电磁波的结构仿真里...端口都不可以设置成"複数" !
需要的话!? 还是可以使用技巧:
1-. 将虚数换算成实数、例如: 50.223、33.123...
2-. 将虚数部份置换成电抗、容抗的lumped component。
做标签天线的,阻抗都不是50欧姆,难道都要转换吗?CST这么强大难道没法输入复阻抗吗?
在schematic 线路层面的仿真是可以使用R±jw的、但在3D结构层面的仿真是不可以的(无论CST、HFSS、XFDTD、EMPro...如何强大也是不能!),所以要使用(等效线路)的方式转个弯。
** 在CST中 DS模块的端口是可以设成複数,但此时的仿真是在线路层面。
你好,我用lump port 设置了芯片的共轭阻抗后,dicrete port 设置成50欧对天线没有影响吗?而且我设置dicrete port 的位置和lump的位置如果相互接近的话无法仿真,报错说两个位置相同无法仿真?
你好,你的意思是我用lump设置了芯片阻抗后,再加一个dicrete作为激励的意思?这个设置50欧没影响吗,,,这个dicrete位置有要求吗
lump port 设置了芯片的共轭阻抗!? (它只能是PR、L、C or SR、L、C with Diode)。
当lump port 和 dicrete port (并联或串联形式在同一廻路时,需要注意DC short 的问题,因为dicrete port是"源"- source)
实际物理电路时,你也不可能让源和地(Ground)直接短路! 尤其是DC Voltage & Power
** 我觉得你应该要清楚在射频电路中DC有电压/电流,AC也有电压/电流,但是两者的行为有很大的差异。
例如: DC 无频率=0Hz、AC有= 50Hz、60、120、1K、1M、1G.... 所以在线路Open and Short 时表现得非常不一样。
ment/photo/Mon_1601/1233_566614526700409fef7acd2a777d6.png[/img]
我这样是不是错了?旁边有个过孔
大神,我这是不是错了?旁边那个是过孔。
觉得是PR、L、C或是SR、L、C 数值设定的问题、或者是边界设置的问题。
** 你是不是该把物理现象及原理熟悉了,然后理解软件中的边界条件、网格划分原则....再用仿真软件!?
这是我的lump 和decrete的设置,一个是芯片的阻抗,一个我默认50欧,这样对吗
这是我的芯片阻抗部分,我要设置成它的共轭,所以电容变成电感了...我把那个勾选去掉还是无法仿真,还是说两个port位置相同
你这篇文章是讲什么的,我想瞄两眼,能分享下吗
可以呀,我用邮箱发给你,其实就是个芯片的说明书