微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > 微波射频仿真学习讨论 > PLL环路杂散请教

PLL环路杂散请教

时间:10-02 整理:3721RD 点击:
我现在使用HMC440,鉴相频率400M。
当N为6时,输出2.4G的信号。但是有1.64465GHz的杂散信号,幅度-65dBm。
当N为7时候,输出2.8G的信号。这个时候杂散频率为2.24465GHz,幅度为-60dBm。
改变环路带宽、裕度、减小VCO反馈功率,均不能明显消除,只会变化1dB左右。由于频率不是整数,所以肯定不是鉴相泄漏。此外这个杂散频率会随着N以及输入频率变化而变化。
有哪位达人,给指点下,实在找不出原因了。非常谢谢!

达人们呢。?

感觉这个杂散与环路没什么关系了吧。可能是其它原因引起的,还有杂散已经隔得很远了,可以加滤波器的

我这个是一个频带的输出  2.8G的杂散 在频带内 ,不能用滤波器的方式滤除。
郁闷了

问题解决
今天用德国的R&S频谱仪测试了下,根本没那个杂波,只有很规律的鉴相泄漏
再也不相信国产设备了
TNND!

这个芯片死贵死贵啦,我们都买不起

国内自己做的仪器确实不行啊

回复 saulbit 的帖子
呵呵 你们一般用什么芯片? adi的?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top