微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > Protel / Altium Designer > protel dxp 原理图编译的问题,急!

protel dxp 原理图编译的问题,急!

时间:10-02 整理:3721RD 点击:

第一次画原理图,画完后以为没什么问题,可编译的时候问题很多,而且特别不理解。问题如下,期待高手帮忙

自己画的元件,在两张子原理图中的元件数据总线通过顶层原理图相连,编译时对因每张子图中的总线数据管脚出现如下问题:

“nets containing floating input pins。”

“Duplicate Net Names wire...”

" Duplicate Net Names Elements.."  

我将自画元件的数据管脚的属性改称“passive”后第一个错误没有了,但不明白为什么

其他两类错误一直没法解决。

(网络id范围我设成自动或层次都一样)

求救!急!

help!

第一项是应为有悬空的管脚

到工程参数里对应的规则改成警告

就可以了

其他的两项我就不知道了

好像是元件的管脚或是名字还是封装的焊盘

有重复或是错误

你再检查检查吧

我也是新手

关键是这些管脚是数据线啊,应该不悬空的,我画的也是不悬空的阿

我现在把所有在顶层原理图中相连的子原理中的总线都改称不同的名字了,错误是没有了,但出现总线端口没有连接的警告。

总之,所有在子原理图中的总线通过顶层原理图相连后编译都有很多问题?

谁能告诉我为什么 ?

我也是最近才换用的dxp,如有不对的,还望见谅,我有时候出现莫名奇妙的问题后,发现有时候退出dxp后重新进的话,有些不可思议的错误没有了

本人经验就是改名,改元件,准没错

改名没用阿

元件如何改?

贴附件出来,让大家看看

我的原则:只要不仿真,元器件封装的管脚全部是passive属性。
同一网络的线具有2个或以上的网络名。
第三个我也不知道。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top