微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > FPGA怎样调用IP核实现FIR低通滤波器设计?

FPGA怎样调用IP核实现FIR低通滤波器设计?

时间:10-02 整理:3721RD 点击:
刚接触FPGA,想用EP4CE6F17C8这个型号的altera芯片实现低通滤波器设计,我看能直接调用IP实现,但是网上的资料都是调用MATLAB生成滤波器所需的系数,还只是用于仿真,但是我想用于实际的滤波,手头上有一块8位的AD/DA,看了一些资料,不懂怎么设计滤波器的系数,怎么进行实例化,会的大神们指导指导我,谢谢,

顶贴支持一下

谢谢帮顶帖,不过我有点头绪了

进来支持一下,,

谢谢你的支持~最近发现杜勇写的《数字滤波器的MATLAB与FPGA实现--Altera/Verilog版》还是挺好的

官方手册有FIR滤波器的调用过程。学习FPGA,来北京至芯科技

北京还有个志新的啊

偶也是北京的,竟然不知道

志新都有什么资料的

都有什么产品的啊?

给个list看看的哦,

666666666666

心好累啊  不会做         

慢慢来,我也不会呢,在摸索中

设计低通滤波器要根据通信要求设计通带,阻带,噪声容限一些参数,滤波器本质就是信号与系数卷积,知道系数用Verilog就可以自己写滤波器代码了。Xilinx的滤波器IP核要调用IP然后输入设计参数就行,有很多书都有详细步骤介绍,altera的就没用过了

Altera也可以调用IP核,但是怎么说呢,ALTERA的IP核各种收费,破解版的也各种问题,Xilinx的IP核能直接调用吗?

进来支持一下,,

支持

你好,我目前也遇到了这个问题,能加个qq请教一下吗?十分感谢了!774286718


你的qq要验证,加不了你。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top