微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 例说FPGA连载76:FX2与FPGA之streamIN模块代码解析

例说FPGA连载76:FX2与FPGA之streamIN模块代码解析

时间:10-02 整理:3721RD 点击:
例说FPGA连载76:FX2与FPGA之streamIN模块代码解析

特权同学,版权所有

配套例程和更多资料下载链接:

http://pan.baidu.com/s/1c0nf6Qc


         该模块的功能框图如图14.29所示。FX2读写状态机一旦检测到FX2的SlaveFIFO标志信号为可写入,就进入FX2数据写入的状态,将产生的一组有规律的256*16bits数据写入SlaveFIFO中。


图14.29 USB读写模块功能框图

         FX2读写状态机的状态迁移如图14.30所示。上电状态为FXS_REST ,随后就进入FXS_IDLE状态,判断SlaveFIFO是否可写入,若可以写入则进入FXS_WRIT状态写入一组规则的数据到FX2的SlaveFIFO中,接着进入FXS_WSOP状态停留一个时钟周期,最后回到FXS_IDLE状态,如此反复。


图14.30 USB读写模块状态转移图


Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top