微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 基于等精度测量法的数字频率计设计

基于等精度测量法的数字频率计设计

时间:10-02 整理:3721RD 点击:
申请理由:

项目描述:试用计划:
1.首先我会对整个开发套件进行简单的测评,包括(功能特性,硬件原理图,源程序,文档教程)
2.然后逐一测试开发板上每个模块的功能,并对测试过程中的发现的问题进行总结。
3.自行设计一些开发板上没有的例子,并给出必要的文字和图片说明
4.对开发板的极限工作频率进行测试,看看开发板在多大频率范围能正常稳定的工作,并给出对应的结论。
5.完成基于等精度测量法的数字频率计设计,并撰写相应的报告。
自我介绍:
    我目前是一名学生,从大一开始学习单片机,大二时参加过飞思卡尔智能车,电子竞赛,大学生创新项目等,从大三开始
接触FPGA,并一直对其抱有极大的开发热情,大三期间做过许多小的FPGA设计,像数码管动态显示,独立按键消抖检测,LCD液晶显示,
以及基于SOPC的FPGA和MSP430的串口通信。现在马上就开始读研究生了,导师的硬件方向上也有FPGA,我也毫不犹豫的选择了这个方向,
目前仍然在学习中,希望前辈们给我一个继续深入学习的机会,谢谢!

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top