微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > CDCE72010时钟频率问题

CDCE72010时钟频率问题

时间:10-02 整理:3721RD 点击:
最近在用CDCE72010这款芯片,晶振频率是491.52MHz,是不是意味着它的输出时钟必须是晶振频率的分频或者倍频呢?按照手册配置芯片的寄存器,计算的结果应该是需要的时钟频率,但是实验测得的却还是491.52MHz的分频倍数,求问这是怎么回事呢?是不是不能配置成其他的时钟频率?求大神指教!

应该是你没有配置正确。

你好,请问你用过这个芯片吗?我也觉得是我配置的问题,又不知道错在哪了

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top