微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > cyclone iv 关于nCONFIG引脚上电后能够持续多久低电平的问题。

cyclone iv 关于nCONFIG引脚上电后能够持续多久低电平的问题。

时间:10-02 整理:3721RD 点击:
RT所示,根据cyclone iv 手册上所说,配置MSEL引脚,可以配置AS下载模式,我现在配置的是0100,快速串行配置,需要在nCONFIG引脚为低电平时才能配置EPCS芯片,那么我上电后怎么控制这个nCONFIG引脚低电平的时间。

我知道你应该采用时序控制,可是我不知道你采用的什么编译器呀!问题可以详细点吗?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top