微波EDA网,见证研发工程师的成长! 2025年04月27日 星期日
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > Verilog hdl程序

Verilog hdl程序

时间:10-02 整理:3721RD 点击:
谁能用简洁易懂的语言告诉我,Verilog hdl密勒解码器的原理,目的等等

既然是解码器,肯定是离不开编码器,密勒解码器也不例外,要搞懂它,就要知道密勒码。
编码都是有规律的,具体的密勒编码得查书,下面一段也是我参考别人的。
=============================================================
密勒调制副载波技术中,当M=2、4、8时,用密勒编码系带波形去调制副载波序列。从密勒调制副载波形可归纳出密勒调制副载波的编码规则:(1)每个符号含有M个副载波周期,(2)符号‘0’期间不能发生相位翻转,(3)符号‘1’中间处发生相位翻转;(4)只有在相邻符号都为‘0’时,符号分界处才发生相位翻转。另外,在每一帧电子标签返回读写器的数据前都有帧前导序列。
=============================================================
密勒解码器就是针对这个特定的码型进行解码的模块,小编所说的原理就是对这个码型的回溯,获得原有编码前的数据,也可以说是解码器的目的。
最后附加一点,采用密勒码的优点,根据编码过程可以看出,密勒编码含有丰富时钟信息而且具有较好的抗干扰能力,是RFID(磁盘阵列读取数据的一种方式)中进行数据通信的优选码型。

学习中希望能从电子发烧论坛中与大家获得交流
谢谢

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top