微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 基于FPGA的交通灯设计

基于FPGA的交通灯设计

时间:10-02 整理:3721RD 点击:
本设计的基本要求:主干道绿灯亮支干道红灯亮时间是44秒,接下来黄灯闪烁6秒此时主干道的红灯和支干道的绿灯继续亮,然后是主干道红灯亮支干道绿灯亮时间为14秒,再黄灯闪6秒同时主干道的红灯和支干道的绿灯也继续亮。在晚上12点以后到凌晨7点,这段时间内只有黄灯闪烁。求用VHDL 写

是基于内核吗?

                                                               

你好  这个不难 在下可以帮你实现  需要可加球球 1179261978详谈啊

分二块:一、做个44+6+14进制的计数器,在不同的计数范围输出不同的信号,即控制两路的红、黄、绿灯亮。
二、做个24*60*60进制的计数器,计算当前的时间,在不同的时间范围内根据一中的计数值控制灯即可。

                       

同求!

罗国绑定。

问一下,如果只是使用FPGA内部计数器,如何保证它同真正的时间同步?

这正是所需要的 啊

66666666666666666666666666666666666666666666666666666666666666

来看看 ,交通信号灯设计感觉实现起来应该很难啊

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top