微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 求问多路信号逻辑操作以及采样问题

求问多路信号逻辑操作以及采样问题

时间:10-02 整理:3721RD 点击:
我有128路输入信号,需要对这组128路信号进行与操作,然后只要与的结果为低电平,马上对128路的信号进行全部采样;与的结果为高电平,则不进行采样。求问如何编写程序比较合理,主要考虑延时。

没遇到过    不过在信号采集钱加一个与的器件来出发采集不知道行不行

128路几个板子上做呢

这个是以前的方案,现在改为软件内部实现,但软件内部实现担心延时导致有些信号丢失!咳!

一个板子上完成!能否定义为【0:127】signal;这样的128路输入信号呢?

你可以先全部采集进来在判断   判断后在考虑要不要保存数据就好了

顶!d=====( ̄▽ ̄*)b

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top