微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 异步FIFO

异步FIFO

时间:10-02 整理:3721RD 点击:
请教大家,
     我使用的是xilinx FIFO ip核,写时钟125MHz,读时钟我做了两个实验,一个是100MHz,一个是150MHz。读使能是直接用read_en <= !empty。使用100MHz读出的数据是正确的、连续的,因为写时钟大于读时钟嘛。也说明了写进去的是正确的。但是使用150MHz读时钟,发现读出的数据是错误的。请问直接将空信号取反给读使能这样的策略可以吗?
    谢谢!

我最近也要用到FIFO,还在看,暂时也不知道!

...

有启发性,不错的资料。

小编写时钟大于读时钟,FIFO不会溢出吗?

原来是chipscope的观测时钟不对

看看111111111111111111111111

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top