微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 如何产生时钟速率可调的信号

如何产生时钟速率可调的信号

时间:10-02 整理:3721RD 点击:
     如何设计一个程序,使它可以收到外界指令调整信号速率,产生信号速率可调的0,1信号?我的想法时先产生一个速率很高的时钟,然后按不同抽样率对它抽样,但明显这样效率不够高,请问大家有什么办法呢

你表达不清楚
你可以把需要的功能当一个系统,简单说明一下:
输入、输出的关系

你说的速率可不可以理解成频率?或者说瞬时频率?

如果设置一个频率可调的思想是什么呢?

频率可调就是调整时钟周期,使其随着你的需要变化,比如第一个时钟周期是1uS,下一个周期是2uS,就是从1MHz调整到500KHz了呗;
我那样问你,就是说明你没表达清楚你自己的意思,甚至可以说你都还没弄明白你自己想做什么

您好,我想表达的意思应该就是频率可调,具体背景是最近在做的一道电子设计竞赛题目,对于其中的一项要求,” 采用m序列伪随机码对本地产生的速率可调的01信息序列进行扩频处理,并将其进行BPSK调制;

可通过串口接收指令进行信息速率调整”中的速率可调请问该怎样实现呢


Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top