AD9854的fpga配置代码
时间:10-02
整理:3721RD
点击:
求助AD9854的verilog配置代码,谢谢大神们了
高速DDS模块(AD9854ASQ)(送FPGA和单片机程序)(新增13年竞赛E题例程): 主要由一片2路模拟输出的AD9854ASQ(最高时钟频率可达300MHz,双路正交输出)DDS芯片,以及两片AD8009高速运算放大器组成(可输出较大幅度的高速信号,放大倍数可调,Vpp最高可达10V),可以满足用户对于高速信号产生的要求,用户可以借助FPGA核心模块板或单片机板,利用通过模式控制和频率字控制实时产生点频、扫频、ASK、FSK等各种形式的模拟信号。
高速DDS模块(AD9854ASQ) 详细介绍: