微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 使用chip scope板级调试问题

使用chip scope板级调试问题

时间:10-02 整理:3721RD 点击:
使用chip scope 进行板级调试(这时testbench就没用了) 时,要观察输出的话,输入激励信号是怎么读进去的?希望能详细解释,谢谢

实例:
你想验证并串转换
你的系统输入应该是平行数据,输出应该是串行数据
在使用chipscope调试是,你的系统也需要有输入的并行数据;最后观察串行输出;
观察两者是否有错。
当然激励就是并行数据输入 加上开发板上的时钟等等。

我的意思是输入激励怎么加到板子上,是使用FPGA板子上内置的块RAM吗?怎么实现?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top