微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 求助一个关于xilinx的FPGA加载问题

求助一个关于xilinx的FPGA加载问题

时间:10-02 整理:3721RD 点击:
我做了一块单板,用的是Xilinx的K7芯片,使用BPI加载模式。做了两次,每次都是有一块可以正常加载。另外一块出问题,到12%就不动了。不知道有没人遇到过类似问题。
或者在BPI加载的硬件设计中有什么要注意的?我用的异步模式,对信号线等长要求是多少?

还没有使用过Xilinx的fpga

这个问题,第一怀疑时钟线。
第二,怀疑,数据线。
从你的描述看,在原理图设计上,应该没有什么问题,那么剩下的就是你要仔细对照Xilinx的关于K7的加载文档的要求,仔细核对你的原理图和PCB设计,是否都满足这个文档上的要求。
还有一个比较好的办法,就是参考Xilinx的K7开发板的原理图。
关于FPGA加载失败的例子,经常遇到,但是,问题,往往都是些非常不起眼的问题。在设计的时候,一定要按照文档的要求来做,这样问题就不大了。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top