微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > FPGA_CAN总线设计

FPGA_CAN总线设计

时间:10-02 整理:3721RD 点击:
  最近弄CAN头疼得很,不知道错在哪里,用的是basicCAN,sja1000,写复位寄存器地址0,能够正常进入复位模式,但是配置完复位模式下得寄存器以后,再写复位寄存器地址0,但是就是不能出复位模式,求大神指导。求怎么解决这个问题。还有一个就是sja1000的复位脚怎么处理(我用的是软件复位)

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top