微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > C语言多层循环怎样转换为verilog语言最省时间。

C语言多层循环怎样转换为verilog语言最省时间。

时间:10-02 整理:3721RD 点击:
遇到一个需要将一段C代码转换为verilog语言,同时需要FPGA处理最省时间,请问各位高手怎样处理比较好呢,小弟是新手请多多指教,谢谢。
for(int i =0;i<100;i++)
{
    int num = m;//m是一个变量,取值不确定。
    for(int j=0;j<num;j++)
    {
           int ipword = assigned[i*m+j];//assigned为一个前面定义的数组,成员值不确定。
           int tmpvalid = pfile[ipword];//
           for(int k=0;k<tmpvalid;k++)
          {
               float tmpscore = signatureset[i*m+j] ^ pinvert[ipword][k];//数据处理。
          }
     }
}

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top